메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
저널정보
Korean Institute of Information Scientists and Engineers (구)정보과학회논문지 정보과학회논문지 제4권 제2호
발행연도
1977.12
수록면
51 - 58 (8page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

이 논문의 연구 히스토리 (6)

초록· 키워드

오류제보하기
In this paper, an algorithm for generating the test set to detect all multiple stuck-at-faults in multiple-output combinational logic network is presented.
The algorithm represented here is the procedure to generate the test patterns by following steps;
First, the circuits constituted with the overlapped paths in the multiple output circuit are conception ally considered as lines and it is the pseudo-input lines of the multiple output circuit.
Next, the test patterns of the overlapped-path circuits and those of the output circuits contained the overlapped-path circuits are generated.
The Algorithm is derived from the conception of pseudo inputs by using the cause-effect equation.
And it is shown that the test patterns can be generated by simpler procedure than other methods and the procedure of generating minimum test patterns is derived.

목차

ABSTRACT

Ⅰ. 序論

Ⅱ. 基本定義와 Test pattern 生成

Ⅲ. 最小 Test pattern生成

Ⅳ. 結論

참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2009-569-017772951