지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
Ⅰ. 서론
Ⅱ. 기존 VCDL을 사용한 dual-loop DLL
Ⅲ. 제안한 DLL의 구현과 동작
Ⅳ. 제안한 DLL의 검증과 Simulation
Ⅴ. 결론
Ⅵ. 감사문
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
광대역 아날로그 이중 루프 Delay-Locked Loop
전자공학회논문지-SC
2007 .01
A High-Resolution Wide-Range Dual-Loop DLL Using a Hybrid Search Algorithm
대한전자공학회 ISOCC
2012 .11
이중루프 위상ㆍ지연고정루프 설계
한국정보통신학회논문지
2011 .07
입력 위상 잡음 억제 및 체배 주파수의 듀티 사이클 보정을 위한 VCO/VCDL 혼용 기반의 다중위상 동기회로
전자공학회논문지-SD
2010 .11
A High-Resolution Dual-Loop Digital DLL
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2016 .08
위상지연을 이용한 Integer-N 방식의 위상ㆍ지연고정루프 설계
전자공학회논문지-SD
2010 .06
작은 지터를 가지는 2단 구조의 혼성모드 DLL
대한전자공학회 학술대회
2006 .06
DLL을 이용한 다중 변조 비율 확산대역클록 발생기
전기전자학회논문지
2011 .03
A Wide Range Delay Locked Loop using Flying Butterfly Delay Cells
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
BCI 테스트를 사용한 DLL의 전자기적 내성평가
대한전자공학회 학술대회
2014 .11
소프트웨어 GPS 수신기에서의 벡터 DLL 구현과 성능 분석
정보 및 제어 논문집
2008 .04
기준 클럭 발생을 위한 저 젼력, 저 잡음 DLL기반 주파수 체배기
한국산업정보학회논문지
2013 .10
저전력과 고속 록킹 알고리즘을 갖는 DLL ( Delay-Locked Loop ) 설계 ( A Design of DLL ( Delay-Locked-Loop ) with Low Power & High Speed locking Algorithm )
한국통신학회논문지
2001 .12
고속 메모리동작을 위한 디지털 DLL회로 설계 ( A Design of Digital DLL Circuits For High-Speed Memory )
전자공학회논문지-SD
2000 .07
DLL 구조를 이용한 Ultra Wide-band 통신용 신호 검출 알고리즘
대한전자공학회 학술대회
2003 .07
A Delay-Locked Loop ( DLL ) for On-Chip Clock Driver
대한전자공학회 학술대회
1998 .01
새로운 Locking 알고리즘을 이용한 DLL(Delay - Locked - Loop) 설계
대한전자공학회 학술대회
2000 .11
패키지후 프로그램을 이용 스큐 수정이 가능한 광범위한 잠금 범위를 가지고 있는 이중 연산 DLL 회로
전자공학회논문지-SD
2003 .06
가변 클록 발생을 위한 DLL 주파수 합성기
한국정보통신학회논문지
2004 .10
0