지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1 Intorduction
2 Design of Charge pump PLL
3 시뮬레이션 결과
4 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
CMOS 공정을 이용한 1GHz 대의 주파수 변환기 ( 1GHz CMOS Down-Conversion Mixer )
대한전자공학회 학술대회
1996 .11
10 GHz - to - 14GHz LC VCO Based Charge-Pump PLL With 40nm Low Power CMOS Technology
대한전자공학회 학술대회
2019 .06
9.4GHz PLL VCO의 설계에 관한 연구 ( A Study on the Design of 9.4GHz PLL VCOs )
대한전자공학회 학술대회
1993 .05
A 8.35-㎓ Low Phase Noise PLL in 130-㎚ CMOS
대한전자공학회 ISOCC
2012 .11
2.64-GHz CMOS 하향 변환기 설계
한국통신학회 학술대회논문집
2004 .11
CMOS의 선형성을 이용한 PLL용 charge pump의 설계 및 고찰 ( Design of Charge Pump for PLL using Linearity Characteristic of CMOS )
한국통신학회논문지
1998 .02
주파수 동기를 위한 저 잡음 2.5V 300㎒ CMOS PLL
대한전자공학회 학술대회
2003 .07
CMOS 공정을 이용한 1GHz 저잡음 증폭기 ( 1GHz Low Noise Amplifier ( LAN ) Using CMOS Process )
대한전자공학회 학술대회
1996 .11
저전력 500㎒ CMOS PLL 주파수합성기 설계
대한전기학회 학술대회 논문집
2006 .10
자체귀환형 2단 고리발진기를 이용한 고속 CMOS PLL 설계
대한전자공학회 학술대회
1999 .06
GHz 급 charge - pump PLL 응용을 위한 루프 필터 설계 ( Design of loop - filter for GHz - range charge - pump PLL )
전자공학회논문지-C
1997 .11
광대역 주입동기식 주파수 분주기 기반 40 GHz CMOS PLL 주파수 합성기 설계
한국전자파학회논문지
2016 .08
5GHz 4-Phase Integer-N All-Digital PLL의 설계
대한전자공학회 학술대회
2012 .11
0.13μm CMOS 공정을 이용한 0.7-4.9GHz의 광대역 주파수 합성기
대한전자공학회 학술대회
2011 .11
26GHz대 주파수 합성기 제작에 관한 연구 ( A Study on the design of 26GHz PLL synthesizer )
한국통신학회 학술대회논문집
1997 .01
26GHz대 주파수 합성기 제작에 관한 연구 ( A Study on the Design of 26GHz PLL Synthesizer )
대한전자공학회 학술대회
1997 .10
초광대역 시스템 Hopping Carrier 발생을 위한 0.18㎛ 4.224㎓ CMOS PLL
대한전자공학회 학술대회
2005 .11
0.18 um CMOS공정을 이용한 2.4 GHz 대역 저전력 송신단 설계
한국통신학회 학술대회논문집
2005 .06
60 GHz CMOS On-Off-keying 변조기
한국통신학회 학술대회논문집
2017 .01
0