지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
Elements of CMOS VLSI System Design
대한전자공학회 워크샵
1985 .01
CMOS 기술을 이용한 신경회로망의 VLSI 구현 ( VLSI Implementation of Neural Networks Using CMOS Technology )
전자공학회논문지
1990 .03
POWER-BUS NOISE CONTROL FOR HIGH-SPEED CMOS VLSI CIRCUITS
ICVC : International Conference on VLSI and CAD
1989 .01
VLSI의 논리 회로 최적화를 위한 Rule-Based System
대한전자공학회 학술대회
1985 .06
VLSI의 논리회로 최적화를 위한 Rule-Based System ( A Rule-Based System for Logic Optimization of VLSI )
대한전자공학회 학술대회
1985 .01
Discrete 다층퍼셉트론 모델의 학습 방법 및 Cmos VLSI회로 구현 ( Discrete MLP Training Algorithm & Cmos VLSI Implementation )
대한전자공학회 학술대회
1991 .07
Discrete 다층퍼셉트론 모델의 학습 방법 및 CMOS VLSI 회로 구현
대한전자공학회 학술대회
1991 .06
VLSI Design of HAS-160 Algorithm
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
VLSI의 설계검증을 위한 계층적 회로 추출 알고리듬 ( Hierarchical Circuit Extract Algorithm for VLSI Design Verification )
전자공학회논문지
1988 .08
디지탈 CMOS VLSI의 범용 Test Set 분할 생성 알고리듬 ( Divided Generation Algorithm of Universal Test Set for Digital CMOS VLSI )
전자공학회논문지-A
1993 .11
VLSI Design
대한전자공학회 단기강좌
1983 .01
VLSI 기술언어 시스템상에서의 논리회로 시뮬레이터 설계 ( Design of a Logic Simulation on VLSI Description Language Systems )
대한전자공학회 학술대회
1992 .11
A study on form of logical circuit for VLSI by B-tree
한국정보과학회 학술발표논문집
1995 .11
VLSI의 신뢰성 ( Reliability Issues in VLSI )
대한전자공학회 학술대회
1987 .05
CMOS VLSI의 전류 테스팅을 위한 자동테스트 패턴 생성기의 구현 ( Implementation of Automatic Test Pattern Generator for Current Testing In CMOS VLSI )
대한전자공학회 학술대회
1995 .07
CMOS VLSI의 전류 테스팅을 위한 자동 테스트 패턴 생성기의 구현
대한전자공학회 학술대회
1995 .06
An Integrated Cycle-Accurate Energy Measurement Circuit for CMOS VLSI Systems
대한전자공학회 ISOCC
2004 .10
블록 효과 감소 알고리듬의 VLSI 회로 구현
한국멀티미디어학회 학술발표논문집
2002 .11
Fast and Accurate Delay Estimation for Digital CMOS VLSI
Journal of Electrical Engineering and information Science
1998 .08
VLSI화를 위한 CMOS OP AMP의 LAYOUT ( CMOS OP AMP Layout for VLSI )
대한전자공학회 학술대회
1988 .01
0