메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
송재원 (동국대학교) 강희원 (동국대학교) 문준호 (동국대학교) 송민규 (동국대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2008년도 SOC 학술대회
발행연도
2008.5
수록면
1 - 4 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
본 논문에서는 CMOS 로 구현된 1.2V 7-bit 1GSPS folding/interpolation (F/I) 구조의 A/D 변환기를 제안한다. 7-bit 해상도를 만족하기 위한 각각의 folding, interpolation rate 은 FR (Folding Rate) 2, NFB (Number of Folding Block) 8, IR (Interpolation Rate) 8 의 구조이며, 고속 아날로그 입력 시 switch 에서 발생하는 distortion을 최소화하기 위해 track and hold (T/H) 를 제거하였다. 또한 A/D 변환기의 선형성 확보를 위해 double-stage moebius-band averaging 기법을 적용하였다. 설계된 A/D 변환기는 65㎚, 1-poly, 6-metal, n-well CMOS 공정을 사용하였으며, 유효 칩 면적은 690㎛×710㎛ 이다. 모의실험 결과 1.2V 전원전압에서 80㎽ 의 전력 소모 특성을 보이며 입력 주파수 238㎒, 샘플링 주파수 1㎓에서 SNDR은 42.69㏈의 결과를 확인하였다.

목차

요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 제안하는 A/D 변환기의 모의실험
Ⅳ. 결론
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2012-569-004205479