지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
2의 보수 Bit Sequential Multiplier의 設計
대한전자공학회 학술대회
1985 .06
Design of an 32 bit Asynchronous Multiplier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
A POWER MINIMIZATION TECHNIQUE IN A 54 x 54 BIT MULTIPLIER
ICVC : International Conference on VLSI and CAD
1995 .01
An Area-Efficient GF(2m) MSD Multiplier based on an MSB Multiplier for Elliptic Curve LSI
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
3직 Rate Multiplier의 설계 ( On the Design Methods of Ternary Rate Multiplier )
한국통신학회지(정보와통신)
1981 .01
저전압 / 고속 8-bit 곱셈기의 설계 ( A Design of High Speed 8-bit Multiplier for Low Voltage Application )
대한전자공학회 학술대회
1995 .11
저전압 / 고속 8-bit 곱셈기의 설계
대한전자공학회 학술대회
1995 .12
Multiplier 합성
대한전자공학회 기타 간행물
1992 .01
저전력 회로를 이용한 12 bit 병렬곱셈기
전기학회논문지
1998 .12
신경회로망을 이용한 5 * 5 비트 곱셈기와 12 * 12 비트 곱셈기 설계 ( Designed of 5 * 5 bit multiplier and 12 *12 bit multiplier using of Neural Network )
대한전자공학회 학술대회
1989 .07
A Study on Multiplier Architecture Optimized for 32-bit Processor with 3-Stage Pipeline
대한전자공학회 ISOCC
2004 .10
Efficient Bit-Serial Multipliers for a Class of Finite Fields
한국통신학회 학술대회 및 강연회
2002 .04
Low Power Multiplier Design using Partial Product Reorder and Pass Transistor Delay Profile
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2009 .07
Bit-level Systolic Array for Convolution with Multiplexer-based Bit-serial Multiplier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
A 4-bit Multiplier Using a Two Phase Drive Adiabatic Dynamic CMOS Logic
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2007 .07
신경 회로망 개념을 이용한 32-bit 부동소수점 곱셈기 설계
한국통신학회 학술대회논문집
1989 .11
16bit x 16bit 승산기의 설계 Trade-Offs ( The Design Trade-Offs for a 16bit x 16bit Multiplier )
대한전자공학회 학술대회
1992 .01
개선된 조건 합 가산기를 이용한 54x54-bit 곱셈기의 설계 ( Design of a 54x54-bit Multiplier Based on a Improved Conditional Sum Adder )
전자공학회논문지-SD
2000 .01
3値 Rate Multiplier의 設計
한국통신학회논문지
1981 .12
A Low-Complexity Bit-Parallel Multiplexer-Based Multiplier for a class of finite fields
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2003 .07
0